蝎雌尸惕嘎呈规滤萄仿簇惠僳
氛就翁寺祥始图锌橡井尼橙竞
第一章 单元测试
1、
十进制数25对应的八进制数为( )。
A: 11001
B: 31
C: 19
D:10011
答案: 31
2、
八进制数34.5对应的二进制数为( )。
A: 0110100.101
B: 00110100.0101
C: 100010.1
D: 011100.101
答案: 011100.101
3、
与十进制数53.5等值的8421BCD码为( )。
A: 0101 0011.0101
B: 101011.0101
C: 110101.1
D: 0110101.01
答案: 0101 0011.0101
4、
与十进制数(12.5)10等值的二进制数为( )。
A:1100.01
B: C.5
C: 1100.1
D: 10010.0101
答案: 1100.1
5、
与八进制数(47.3)8等值的二进制数为( )。
A: 100111.11
B: 01000111.011
C: 1000111.011
D: 100111.011
答案: 100111.011
6、
不同的数码只能用来表示数量的不同大小。
A:错
B:对
答案: 错
7、
带有符号位的二进制负数的补码与原码相同。
A:错
B:对
答案: 错
8、
格雷码具有任何相邻码只有一位码元不同的特性。
A:对
B:错
答案: 对
9、
正数的反码是将符号位保持不变,其它各位都取反。
A:错
B:对
答案: 错
10、
将8421BCD码加0011得到余3码,所以余3码也是一种恒权码。
A:错
B:对
答案: 错
第二章 单元测试
1、
当逻辑函数有n个变量时,共有( )个变量取值组合?
A: 2n
B:
C: n
D:
答案:
2、
逻辑函数F=A+B’+CD’的反函数F’= ( )。
A: AB'(C+D’)
B: AB'(C’+D)
C: A’BC’+D
D: A’B(C’+D)
答案: A’B(C’+D)
3、
用卡诺图化简下列逻辑函数,最简表达式为( )。
A:F(A,B,C,D)=A′B′+AC′+C′D +B′D′
B:F(A,B,C,D)=A′B+AC′+C′D +B′D′
C:F(A,B,C,D)=A′B′+AC′+C′D +B′D
答案: F(A,B,C,D)=A′B′+AC′+C′D +B′D′
4、
已知逻辑函数的真值表表所示,列出该函数的最小项表达式( )。
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
1 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
A: F=A’BC+AB’C+ABC’+ABC
B: F=A’B’C+AB’C+ABC’+ABC
C: F=A’B’C’+AB’C+ABC’+ABC
D: F=A’BC+A’BC’+ABC’+ABC
答案: F=A’BC+AB’C+ABC’+ABC
5、
求一个逻辑函数F的对偶式,可将F中的( )。
A: 原变量换成反变量,反变量换成原变量
B: 变量不变
C: “·”换成“+”,“+”换成“·”
D: 常数中“0”换成“1”,“1”换成“0”
答案: 变量不变; “·”换成“+”,“+”换成“·”; 常数中“0”换成“1”,“1”换成“0”
6、
逻辑代数的三个重要规则是( )。
A: 反演规则
B: 摩根定理
C: 对偶规则
D: 代入规则
答案: 反演规则; 对偶规则; 代入规则
7、
逻辑代数最基本的逻辑关系有( )三种。
A: 非运算
B: 或运算
C: 与运算
D: 异或运算
答案: 非运算; 或运算; 与运算
8、
逻辑函数最小项的性质有( )。
A:所有最小项的和为1
B:只有对应的变量取值使得最小项的值为0
C:任意两个最小项的积为0
D:只有对应的变量取值使得最小项的值为1
答案: 所有最小项的和为1;任意两个最小项的积为0 ;只有对应的变量取值使得最小项的值为1
9、
若两个函数具有相同的真值表,则两个逻辑函数必然相等。
A:错
B:对
答案: 对
10、
逻辑上相邻的八个最小项合并,可以消去三个因子。
A:对
B:错
答案: 对
第三章 单元测试
1、
以下电路中常用于总线应用的有( )。
A: 三态门
B: 漏极开路门
C: CMOS与非门
D: OC门
答案: 三态门
2、
CMOS门电路输入端与地之间接10kΩ负载时,输入端相当于( )。
A: 不确定
B: 低电平
C: 高电平
答案: 低电平
3、
以下电路中可以实现“线与”功能的有( )。
A: 漏极开路门
B: 集电极开路门
C: 与非门
D: 三态输出门
答案: 漏极开路门; 集电极开路门
4、
三态门输出高阻状态时,以下( )是正确的说法。
A: 相当于悬空
B: 测量电阻指针不动
C: 电压不高不低
D: 用电压表测量指针不动
答案: 相当于悬空; 测量电阻指针不动; 用电压表测量指针不动
5、
CMOS与非门电路多余的输入端可以( )。
A: 悬空
B: 接低电平
C: 接高电平
D: 与有用的输入端并接
答案: 接高电平; 与有用的输入端并接
6、
CMOS反相器的电压传输特性曲线分为( )三个区。
A: 截止区
B: 转折区
C: 线性区
D: 饱和区
答案: 截止区; 转折区; 饱和区
7、
TTL或非门的多余输入端可以接低电平。
A:错
B:对
答案: 对
8、
普通的TTL与非门的输出端不可以并联在一起,否则可能会损坏器件。
A:错
B:对
答案: 对
9、
CMOS非门与TTL非门的转折电压是相同的。
A:错
B:对
答案: 错
10、
对于两个输入端的TTL与非门,一个输入端接0.2V的电压,用万用表测得另一个输入端到地的电压为( )。
A:1.4V
B:0.2V
C:0.7V
D:3.4V
答案: 0.2V
第四章 单元测试
1、
一个八选一的数据选择器,其地址输入(选择控制输入)端有( )个。
A: 2
B: 4
C: 3
D: 8
答案: 3
2、
若在编码器中有100个编码对象,则要求输出二进制代码位数为 ( )位。
A: 7
B: 8
C:6
D: 10
答案: 7
3、
用3线——8线译码器74LS138扩展成5线——32线的译码器,需要( )片74LS138。
A: 6
B: 4
C: 5
D: 3
答案: 4
4、
写出如题图所示电路输出信号的逻辑表达式,说明其功能( )。
A: F=A’B’+AB,实现同或运算
B:F=A’B+AB’,实现异或运算
答案: F=A’B’+AB,实现同或运算
5、
函数F=A’C+AB,当变量的取值为( )时,将出现竞争冒险现象。
A: B=1,C=1
B: A=1,B=1
C: A=1,C=1
D: A=0,B=0
答案: B=1,C=1
6、
优先编码器的编码信号是相互排斥的,允许多个编码信号同时有效。
A:对
B:错
答案: 对
7、
组合逻辑电路中产生竞争冒险的主要原因是输入端受到尖峰信号的干扰。
A:错
B:对
答案: 错
8、
在组合逻辑电路中,任意时刻的输出只取决于该时刻的输入,与电路原来的状态无关。
A:错
B:对
答案: 对
9、
全加器与半加器都是实现一位二进制数的加法运算,所以功能是相同的。
A:错
B:对
答案: 错
10、
设计一个具有三个输入逻辑变量的逻辑函数,可以选择( )数据选择器。
A:八选一
B:四选一
C:十六选一
答案: 八选一;四选一
如需购买完整答案,请点击下方红字:
获取更多网课答案,请点击这里,进入www.mengmianren.com
盯函蓉吵逢思颈对挥毕寐氛休
岭蔫侗穿轻井伶篙分舷武县馁